Revista de Tecnología de la Información e Ingeniería de Software

Revista de Tecnología de la Información e Ingeniería de Software
Acceso abierto

ISSN: 2165- 7866

abstracto

Un simulador de macroescala para el codiseño de software/hardware de exaescala

Damián Dechev y Gilbert Hendry

La próxima década verá una rápida evolución de las arquitecturas de nodos de HPC, ya que las restricciones de energía y enfriamiento están limitando los aumentos en las velocidades de reloj de los microprocesadores y restringiendo el movimiento de datos. Las aplicaciones HPC futuras y actuales tendrán que cambiar y adaptarse a medida que evolucionen las arquitecturas de nodos. La aplicación de simuladores avanzados de arquitectura a exaescala jugará un papel crucial para el diseño y la optimización de futuras aplicaciones intensivas en datos. En este documento, presentamos nuestro marco basado en la simulación para analizar la escalabilidad y el rendimiento de redes interconectadas masivas.

Descargo de responsabilidad: este resumen se tradujo utilizando herramientas de inteligencia artificial y aún no ha sido revisado ni verificado.
Top